Опубликован: 21.06.2011 | Доступ: свободный | Студентов: 2778 / 785 | Оценка: 4.02 / 4.11 | Длительность: 13:28:00
ISBN: 978-5-9556-0123-6
Специальности: Разработчик аппаратуры
Лекция 9:

Счетные схемы ЭВМ. Счетчики и сумматоры

< Лекция 8 || Лекция 9: 12345 || Лекция 10 >

Вопросы для самопроверки

  1. Проанализируйте работу JK-триггера при J=0 и К=1 ; при J=1 и К=0 ; при J=0 и К=0.
  2. Что такое двоичный счетчик?
  3. Нарисуйте функциональную схему 4-разрядного двоичного счетчика.
  4. Нарисуйте логическую схему 2-разрядного сумматора.
  5. Нарисуйте УГО и функциональную схему 8-разрядного сумматора.
  6. Что такое суммирующий счётчик?
  7. Что такое вычитающий счётчик?
  8. Что такое реверсивный счётчик?
  9. Что такое сумматор?
  10. Нарисуйте таблицу истинности для одноразрядного двоичного сложения.
  11. Перечислите правила одноразрядного двоичного вычитания.
  12. Какое устройство получается при последовательном соединении триггеров?
  13. Какое устройство получается при параллельном соединении триггеров?

Ключевые термины

Вычитающий счетчик - выдающий последовательность с уменьшением кода.

Двоичная арифметика - совокупность правил для осуществления арифметических операций в двоичном коде.

Двоичный счетчик - схема, генерирующая при подаче на счётный вход последовательность двоичных кодов.

Динамический вход ИМС - управляющий вход, выполняющую свою функцию по фронту сигнала.

Реверсивный счетчик - в котором предусмотрено переключение из суммирующего режима в вычитающий и обратно.

Синхронный счётчик - осуществляет все переключения только при наличии разрешающего синхросигнала.

Статический вход ИМС - управляющий вход, выполняющую свою функцию при подаче определённого уровня сигнала.

Сумматор - функциональный узел комбинаторной логики, выполняющий двоичное сложение одно- или многоразрядных двоичных чисел в соответствии с правилами одноразрядного двоичного сложения.

Суммирующий счетчик - выдающий последовательность с возрастанием кода.

Счетчик - функциональный узел комбинаторной логики, предназначенный для счета сигналов.

Принятые сокращения

ИМС - интегральная микросхема

Краткие итоги

Счетные схемы - счетчики и сумматоры являются основными комбинаторными узлами при синтезе арифметических устройств ЭВМ. Счётчики представляют собой последовательное соединение триггеров. Сумматоры - это логические схемы, реализующие правила двоичного сложения.

< Лекция 8 || Лекция 9: 12345 || Лекция 10 >